Aviso:
Los resultados se limitan exclusivamente a documentos publicados en revistas incluidas en el Catálogo 2.0 de Latindex.
Para más información sobre el Descubridor de Artículos escribir al correo: descubridorlatindex@gmail.com.
Leer más
Búsqueda por:
546,196 artículos
Año:
2022
ISSN:
2525-1333
GHO , Edgardo
Universidad Nacional de La Matanza
Resumen
La arquitectura RISC-V fue concebida con el fin de evitar los problemas de sobrecarga de instrucciones de las arquitecturas x86 y ARM. Su definición es abierta dejando librado los detalles de la microarquitectura al diseñador del procesador. Las implementaciones de microcontroladores RISC-V se comportan de manera distinta en cuanto a los accesos a datos de forma no alineada. Si bien los compiladores buscan evitar este tipo de accesos, determinadas estructuras de datos requieren los mismos en ámbitos donde la memoria es limitada. En este artículo se estudia la implementación de tres microarquitecturas RISC-V en cuanto a los accesos a memoria no alineados y se plantea un código que permite salvar la ejecución de programas que realizan accesos no alineados cuando la microarquitectura no tiene soporte para los mismos. En los casos donde la microarquitectura soporta accesos no alineados se estudia el impacto en la eficiencia de ejecución de instrucciones.
|